AM3352BZCZA100
Features
Heya 1-GHz Sitara™ ARM® Cortex®
-A8 Pêvajoya RISC ya 32-Bit
- NEON™ SIMD Coprocessor
- 32 KB Rêbernameya L1 û 32 KB Keşe Daneyên Bi Yek-Çewtî
Servekirin
- 256KB cache L2 Bi Koda Rastkirina Çewtiyê (ECC)
- 176 KB ROM-ya Bootê ya On-Chip
- 64 KB RAM-a Veqetandî
- Emulation û Debug - JTAG
- Kontrolkera qutbûnê (heta 128 Daxwazên qutbûnê)
Bîra Li ser Çîpê (RAM-a L3 ya hevpar)
- 64 KB RAM-a-Armanca Giştî ya Kontrolker Bîra Ser-Chip (OCMC)
- Ji Hemî Mamosteyan re tê gihîştin
- Piştgiriya Ragirtinê ji bo Rabûna Bilez piştgirî dike
Navberên Bîra Derve (EMIF)
- mDDR (LPDDR), DDR2, DDR3, DDR3L
Controller
- mDDR: Saeta 200-MHz (Rêjeya Daneyên 400-MHz)
- DDR2: Saeta 266-MHz (Rêjeya Daneyên 532-MHz)
- DDR3: Saeta 400-MHz (Rêjeya Daneyê 800-MHz)
- DDR3L: Saeta 400-MHz (Rêjeya Daneyên 800-MHz)
- Otobusa Daneyên 16-Bit
- 1 GB Cihê Navnîşana Bi tevahî
- Yek x16 an du x8 veavakirina Amûra Bîrê piştgirî dike
- Kontrolkera Bîra Giştî (GPMC)
- Navbera Bîra Asînkron a 8-Bît û 16-Bîtan a maqûl Bi Heft Hilbijartinên Çîp (NAND, NOR, Muxed-NOR, SRAM)
- Koda BCH-ê bikar tîne da ku 4-, 8-, an 16-bit ECC piştgirî bike
- Ji bo Piştgiriya 1-Bit ECC Koda Hamming bikar tîne
- Modula Lêgerîna Çewtiyê (ELM)
- Li gel GPMC-ê tê bikar anîn da ku Navnîşanên Çewtiyên Daneyên ji Polynomialên Sendromê yên ku Bi karanîna Algorîtmayek BCH-ê hatine çêkirin bibînin
- Li ser bingeha Algorîtmayên BCH-ê 4-, 8-, û 16-bit li ser cîhê xeletiya bloka 512-Byte piştgirî dike
Binepergala Yekîneya Dema Rast a Bernamekirî û Binepergala Ragihandina Pîşesaziyê (PRU-ICSS)
- Protokolên wekî EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™, û bêtir piştgirî dike
- Du yekîneyên Bernamekirî yên Rast-Time (PRU)
- 32-Bit Load/Pêvajoya RISC-ê hilîne ku dikare li 200 MHz bixebite
- 8KB RAM-a Rêvekirinê ya Bi Tespîtkirina Yek-Error (Parîtî)
- 8KB RAM-a Daneyê Bi Tespîtkirina Yek-Error (Parîtî)
- Pirjimarkera 32-Bîtan a Yek-Cîklê Bi Komkera 64-Bit
- Modula GPIO-ya pêşkeftî Piştgiriya ShiftIn/Dervek û Pêveka Parallel li ser sînyala Derve peyda dike
- 12 KB RAM-a Parvekirî ya Bi Tespîtkirina Yek-Error (Parîtî)
- Sê Bankên Qeydkirî yên 120-Byte ku ji hêla her PRU ve têne gihîştin
- Ji bo Birêvebirina Bûyerên Ketina Pergalê Kontrolkerê Navberdanê (INTC).
- Otobusa Têkiliya Herêmî ji bo Girêdana Masterên Navxweyî û Derveyî bi Çavkaniyên Di hundurê PRU-ICSS de
- Perîferîkên Di hundurê PRU-ICSS de:
- Yek port UART Bi Pînên Kontrola Herikê,
Heta 12 Mbps piştgirî dike
- Yek Modula Girtina Pêşkeftî (eCAP).
- Du portên MII Ethernet ên ku Pîşesaziyê piştgirî dikin
Ethernet, wekî EtherCAT
- Yek Port MDIO
Modula Hêz, Vesazkirin, û Rêvebiriya Saetê (PRCM).
- Ketin û derketina modên Stand-By û Deep-Sleep kontrol dike
- Berpirsiyar e ji bo Rêzkirina Xew, Rêzkirina Vemirandina Domaya Hêzdar, Rêzkirina Rabe-Up, û Rêzkirina Veguhastina Domaina Hêz
- Saet
- Frekansa Bilind a 15- ber 35-MHz ya yekbûyî
Oscillator Ji bo Hilberandina Saetek Referansê ji bo Saetên Cihêreng ên Pergal û Peripheral tê bikar anîn
- Piştgiriya Saeta Kesane Çalak û Neçalak dike
Kontrol ji bo Binesîstem û Peripherals to
Xerca Kêmkirî ya Hêzê hêsan bikin
- Pênc ADPLL ji bo Hilberîna Saetên Pergalê
(Sînîstema MPU, Navbera DDR, USB û Perîferîk [MMC û SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], Saeta Pixel LCD)